Модуль TS-PCI

Технические характеристики

Программируемая логика

  • Основная FPGA Xilinx Virtex-4:
    • XC4VLX40/60/80/100/160;
    • XC4VSX55.
  • Особенности основной FPGA:
    • до 152064 ячеек Virtex-4 Slice;
    • до 96 блоков Virtex-4 Xtreme DSP;
    • до 288 банков двухпортового синхронного RAM FPGA по 18 Кбит общим объёмом 5184 Кбит;
    • до 12 блоков встроенных FPGA DCM;
  • Интерфейсная FPGA Xilinx Virtex-4:
    • XC4VLX25/40/60;
    • XC4VSX35.
  • Особенности интерфейсной FPGA:
    • до 59904 ячеек Virtex-4 Slice;
    • до 416 блоков Virtex-4 DSP;
    • до 160 блоков RAM Xilinx BlockRAM по 18 Кбит;
    • до 8 блоков тактирования MMCM;

Вычислительное ядро

  • Цифровые сигнальные процессоры TMS320C64ххT Texas Instruments в корпусе BGA532 из ряда:
    • TMS320C6415 с тактовой частотой 720/600 МГц;
    • TMS320C6416 с тактовой частотой 720/600 МГц;
    • TMS320C6415T с тактовой частотой 1000/720/600 МГц;
    • TMS320C6416T с тактовой частотой 1000/720/600 МГц.
    Особенности:
    • производительность TMS320C64xx, MIPS, из ряда: 4000, 4800, 5760;
    • производительность TMS320C64xxT, MIPS, из ряда: 4800, 5760, 8000;
    • до 8-и 32-разрядных инструкций, выполняемых за цикл;
    • шесть независимых ALU 32-/40-бит;
    • два независимых умножителя, позволяющих выполнить за такт 4 умножения 16×16 или 8 умножений 8×8;
    • число 32-разрядных регистров общего назначения: 64;
    • разрядность HPI интерфейса DSP с основной FPGA: 32 бита;
    • разрядность шины EMIFB DSP с основной FPGA: 16 бит
  • Встроенная ФАПЧ с возможностью умножения частоты DSP на 1, 6 или 12

Память

  • Объём внешнего SDRAM на шине 64-разрядной шине EMIFА DSP, 128 Мбайт (8 Mбайт×64)
  • Четыре банка ZBT SRAM (два по 512 Кбайт×36 и два по 2 Мбайта×36)
  • Объём Flash-памяти, подключенной на шину EMIFB: 32 Мбайта

Отладочные интерфейсы (внутренние разъёмы)

  • Поддержка JTAG gls{ieee} 1149.1 инициализации FPGA и эмуляции DSP
  • Интерфейс внешнего эмулятора XDS560

Соответствие стандартам

  • PCI 2.1

Поддержка ОС

  • Microsoft Windows NT 4.0, Windows 2000, Windows XP
  • Linux (Поддержка других ОС уточняется отдельно)

Тактирование

  • Встроенный опорный кварцевый LVPECL-генератор:
    • стандартная частота: 100 МГц;
    • стабильность частоты: не  хуже 100 ppm;
    • среднеквадратическое дрожание фазы: не более 4 ps;
    • межпериодное дрожание фазы не более 40 ps;
    • фазовый сдвиг сигналов тактирования между обеими FPGA и субмодулями не более 60 ps.
  • Встроенный кварцевый генератор тактирования DSP:
    • стандартная частота 50/60 МГц;
    • стабильность частоты не хуже 100 ppm.
  • Встроенный цифровой PLL LVPECL-синтезатор частоты с диапазоном выходных частот 21...500 МГц

Субмодули

  • Возможность установки двух субмодулей с характеристиками каждого:
    • число двунаправленных дифференциальных пар в стандарте LVDS/LVPECL: 52, либо число линий в стандарте LVTTL/LVCMOS: 104;
    • число выходных дифференциальных пар субмодуля в стандарте LVDS/LVPECL: 10;
    • число входных дифференциальных пар тактирования субмодуля в стандарте LVPECL: 3;
    • число входных дифференциальных пар тактирования субмодуля в стандарте LVDS: 1;
    • число выходных дифференциальных пар сопровождения тактирования субмодуля в стандарте LVDS/LVPECL: 2;
    • число двунаправленных линий управления субмодулем в стандарте LVTTL/LVCMOS: 10;
    • частота обмена дифференциальными данными между субмодулем и основной FPGA не менее 200 МГц;
    • частота обмена данными LVTTL/LVCMOS между субмодулем и основной FPGA не менее 100 МГц.

Энергопотребление

  • Потребляемая мощность несущего модуля цифровой обработки сигналов: не более 230 Вт
  • Распределение потребляемой мощности по линиям питания:
    • +12 В (VS1): до 12 A (144 Вт);
    • −12 В: до 6 A (72 Вт);
    • +5 В (VS2): до 2 A (10 Вт);
    • +3,3 В (3P3V_AUX, VS3): до 1 A (3,3 Вт).

Условия эксплуатации

  • Охлаждение: воздушное
  • Диапазон рабочих температур: 0...+50°С
  • Температура хранения: −10...+85°С
  • Влажность: 10–95% без конденсата

Размеры

  • Форм-фактор: Full PCI 64-bits
  • Размеры: 312 × 106 × 19 мм

Конфигуратор

TSPCI
–DSP
?
–FM
?
–FI
?

Назад в раздел